![]() |
久久建筑网(m.kkreddy.com)致力打造一个专业的建筑学习分享平台! | 用户登录 免费注册 | 投诉举报 | 会员中心 | 上传资料 |

高速PCB设计中的串扰分析与控制.doc
资料评价:
暂无
生成时间:
2021-06-16
下载权限:
免费会员
文件大小:
26KB
文件类型:
.doc
浏览次数:
2
建筑论坛:
上传会员:
rhoog
所属栏目:
网络技术
下载地址:
资料是由会员“rhoog”上传到本平台,如有不妥请联系客服。违规侵权投诉
高速PCB设计中的串扰分析与控制,高速PCB设计中的串扰分析与控制。
高速设计中的串扰分析与控制陈宝远表格
高速设计中的串扰分析与控制
物理分析与验证对于确保复杂、高速板级和系统级设计的成功起到越来越关键的作用。本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速布线技术实现信号串扰控制的设计策略。
当前,日渐精细的半导体工艺使得晶体管尺寸越来越小,因而器件的信号跳变沿也就越来越快,从而导致高速数字电路系统设计领域信号完整性问题以及电磁兼容性方面的问题日趋严重。信号完整性问题主要包括传输线效应,如反射、时延、振铃、信号的过冲与下冲以及信号之间的串扰等,其中信号串扰最为复杂,涉及因素多、计算复杂而难以控制。所以今天的电子产品设计迫切需要区别于传统设计环境、设计流程和设计方法的全新思路、流程、方法和技术。
技术已经研发出一整套高速和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、设计、地弹反射分析、功率分析以及高速布线器。同时还包括信号完整性验证和,设计空间探测、互联规划、电气规则约束的互联综合,以及专家系统等技术方法的提出也为高效率更好地解决信号完整性问题提供了可能。信号完整性分析与设计是最重要的高速板级和系统级分析与设计手段,在硬件电路设计中扮演着越来越重要的作用,这里将讨论信号完整性问题中的信号串扰。
串扰解决方案
信号之间由于电磁场的相互耦合而产生的不期望的噪声电压信号称为信号串扰。串扰超出一定的值将可能引发电路误动作从而导致系统无法正常工作。解决串扰问题问题可以从以下几个方面考虑:
在可能的情况下降低信号沿的变换速率
通常在器件选型的时候,在满足设计规范的同时尽量选择慢速的器件,并且避免不同种类的信号混合使用,因为快速变换的信号对慢变换的信号有潜在的串扰危险。
采用屏蔽措施
为高速信号提供包地是解决串扰问题的一个有效途径。然而,包地会导致布线量增加,使原本有限的布线区域更加拥挤。另外,地线屏蔽要达到预期目的,地线上接地点间距很关键,一般小于信号变化沿长度的两倍。同时地线也会增大信号的分布电容,使传输线阻抗增大,信号沿变缓。
合理设置层和布线
合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度在关键长度范围内,这些措施都可以有效减小串扰。
设置不同的布线层
为不同速率的信号设置不同的布线层,并合理设置平面层,也是解决串扰的好方法。
阻抗匹配
如果传输线近端或远端终端阻抗与传输线阻抗匹配,也可
高速设计中的串扰分析与控制陈宝远表格
高速设计中的串扰分析与控制
物理分析与验证对于确保复杂、高速板级和系统级设计的成功起到越来越关键的作用。本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速布线技术实现信号串扰控制的设计策略。
当前,日渐精细的半导体工艺使得晶体管尺寸越来越小,因而器件的信号跳变沿也就越来越快,从而导致高速数字电路系统设计领域信号完整性问题以及电磁兼容性方面的问题日趋严重。信号完整性问题主要包括传输线效应,如反射、时延、振铃、信号的过冲与下冲以及信号之间的串扰等,其中信号串扰最为复杂,涉及因素多、计算复杂而难以控制。所以今天的电子产品设计迫切需要区别于传统设计环境、设计流程和设计方法的全新思路、流程、方法和技术。
技术已经研发出一整套高速和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、设计、地弹反射分析、功率分析以及高速布线器。同时还包括信号完整性验证和,设计空间探测、互联规划、电气规则约束的互联综合,以及专家系统等技术方法的提出也为高效率更好地解决信号完整性问题提供了可能。信号完整性分析与设计是最重要的高速板级和系统级分析与设计手段,在硬件电路设计中扮演着越来越重要的作用,这里将讨论信号完整性问题中的信号串扰。
串扰解决方案
信号之间由于电磁场的相互耦合而产生的不期望的噪声电压信号称为信号串扰。串扰超出一定的值将可能引发电路误动作从而导致系统无法正常工作。解决串扰问题问题可以从以下几个方面考虑:
在可能的情况下降低信号沿的变换速率
通常在器件选型的时候,在满足设计规范的同时尽量选择慢速的器件,并且避免不同种类的信号混合使用,因为快速变换的信号对慢变换的信号有潜在的串扰危险。
采用屏蔽措施
为高速信号提供包地是解决串扰问题的一个有效途径。然而,包地会导致布线量增加,使原本有限的布线区域更加拥挤。另外,地线屏蔽要达到预期目的,地线上接地点间距很关键,一般小于信号变化沿长度的两倍。同时地线也会增大信号的分布电容,使传输线阻抗增大,信号沿变缓。
合理设置层和布线
合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度在关键长度范围内,这些措施都可以有效减小串扰。
设置不同的布线层
为不同速率的信号设置不同的布线层,并合理设置平面层,也是解决串扰的好方法。
阻抗匹配
如果传输线近端或远端终端阻抗与传输线阻抗匹配,也可
本类栏目导航
猜你还喜欢
-
高速PCB设计新手_入门及进阶教程(上)
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:3
- 高速PCB设计新手_入门及进阶教程(上)高速PCB设计新手_入门及进阶教程(上),高速PCB经验与技巧。
-
高速PCB设计新手_入门及进阶教程(中)
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:0
- 高速PCB设计新手_入门及进阶教程(中)高速PCB设计新手_入门及进阶教程(中),高速PCB经验与技巧。
-
高速PCB设计新手_入门及进阶教程(下)
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:3
- 高速PCB设计新手_入门及进阶教程(下)高速PCB设计新手_入门及进阶教程(下),高速PCB经验与技巧。
-
高速PCB设计指南2
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:52
- 高速PCB设计指南2高速PCB设计指南2,高速PCB设计指南。
-
基于Cadence的高速PCB设计
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:5
- 基于Cadence的高速PCB设计基于Cadence的高速PCB设计,PCB方面资料。
-
高速PCB设计中的反射研究
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:0
- 高速PCB设计中的反射研究高速PCB设计中的反射研究,PCB方面资料。
-
高速PCB设计中的若干误区与对策
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:0
- 高速PCB设计中的若干误区与对策高速PCB设计中的若干误区与对策,PCB方面资料。
-
高速PCB设计中信号完整性的仿真与分析
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:0
- 高速PCB设计中信号完整性的仿真与分析高速PCB设计中信号完整性的仿真与分析,PCB方面资料。
-
电磁场高速自动扫描技术在高速pcb设计中的应用
- 所属分类:网络技术
- 更新时间:2021-06-16
- 浏览次数:0
- 电磁场高速自动扫描技术在高速pcb设计中的应用电磁场高速自动扫描技术在高速pcb设计中的应用,电磁场高速自动扫描技术在高速pcb设计中的应用。
-
高速PCB设计和Apsim仿真工具
- 所属分类:网络技术1
- 更新时间:2021-05-28
- 浏览次数:0
- 高速PCB设计和Apsim仿真工具高速PCB设计和Apsim仿真工具,高速PCB设计和Apsim仿真工具。
-
高速PCB设计常见问题 x
- 所属分类:网络技术1
- 更新时间:2021-05-26
- 浏览次数:3
- 高速PCB设计常见问题 x高速PCB设计常见问题 x,高速PCB设计常见问题。
-
射频与数模混合信号高速PCB设计
- 所属分类:网络技术1
- 更新时间:2021-05-29
- 浏览次数:2
- 射频与数模混合信号高速PCB设计射频与数模混合信号高速PCB设计,PCB设计PPT。
-
射频与数模混合类高速PCB设计
- 所属分类:网络技术1
- 更新时间:2021-07-14
- 浏览次数:22
- 射频与数模混合类高速PCB设计射频与数模混合类高速PCB设计,射频与数模混合类高速PCB设计。